久久久久99精品成人片免费观看,日本按摩高潮A级中文片,富二代精品短视频在线,无码 人妻 在线 视频
400-9619-005

新聞中心

當(dāng)前所在位置: 首頁(yè) > 新聞中心> 新媒體 >ASIC芯片分類介紹及特點(diǎn)分析

ASIC芯片分類介紹及特點(diǎn)分析

閱讀次數(shù):909    發(fā)布時(shí)間:2023-03-08 13:23:50

一、ASIC原理

在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點(diǎn)。集成電路(integrated circuit)是一種微型電子器件或部件。采用一定的工藝,把一個(gè)電路中所需的晶體管、電阻、電容和電感等元件及布線互連一起,制作在一塊或幾小塊半導(dǎo)體晶片或介質(zhì)基片上,然后封裝在一個(gè)管殼內(nèi),成為具有所需電路功能的微型結(jié)構(gòu);其中所有元件在結(jié)構(gòu)上已組成一個(gè)整體,使電子元件向著微小型化、低功耗、智能化和高可靠性方面邁進(jìn)了一大步。集成電路發(fā)明于上世紀(jì)70年代,發(fā)明者為杰克·基爾比[基于鍺(Ge)的集成電路]和羅伯特·諾伊思[基于硅(Si)的集成電路]。

集成電路規(guī)模越大,組建系統(tǒng)時(shí)就越難以針對(duì)特殊要求加以改變?yōu)榻鉀Q這些問(wèn)題。所以就出現(xiàn)了以用戶參加設(shè)計(jì)為特征的專用集成電路 (ASIC),它能實(shí)現(xiàn)整機(jī)系統(tǒng)的優(yōu)化設(shè)計(jì),性能優(yōu)越,保密性強(qiáng)。專用集成電路可以把分別承擔(dān)一些功能的數(shù)個(gè),數(shù)十個(gè),甚至上百個(gè)通用中,小規(guī)模集成電路的功能集成在一塊芯片上,進(jìn)而可將整個(gè)系統(tǒng)集成在一塊芯片上,實(shí)現(xiàn)系統(tǒng)的需要。它使整機(jī)電路優(yōu)化,元件數(shù)減少,布線縮短,體積和重量減小,提高系統(tǒng)可靠性。

二、ASIC芯片特點(diǎn)

CPU 等傳統(tǒng)芯片通過(guò)讀取、執(zhí)行外部程序代碼指令而生成結(jié)果,相對(duì)而言,ASIC 芯片讀取原始輸入數(shù)據(jù)信號(hào),并經(jīng)內(nèi)部邏輯電路運(yùn)算后直接生成輸出信號(hào)。

(1) 優(yōu)點(diǎn):

相對(duì)CPU、GPU、FPGA 等類型芯片,ASIC 芯片在專用系統(tǒng)應(yīng)用方面具備多元優(yōu)勢(shì),具體表現(xiàn)在如下幾方面。

① 面積優(yōu)勢(shì):ASIC 芯片在設(shè)計(jì)時(shí)避免冗余邏輯單元、處理單元、寄存器、存儲(chǔ)單元等架構(gòu),以純粹數(shù)字邏輯電路形式構(gòu)建,有利于縮小芯片面積。應(yīng)對(duì)小面積芯片,同等規(guī)格晶圓可被切割出更多數(shù)量芯片,有助于企業(yè)降低晶圓成本。

② 能耗優(yōu)勢(shì):ASIC 芯片單位算力能耗相對(duì)CPU、GPU、FPGA 較低,如GPU 每算力平均約消耗0.4 瓦電力,ASIC 單位算力平均消耗約0.2 瓦電力,更能滿足新型智能家電對(duì)能耗的限制。

③ 集成優(yōu)勢(shì):因采用定制化設(shè)計(jì),ASIC 芯片系統(tǒng)、電路、工藝高度一體化,有助于客戶獲得高性能集成電路。

④ 價(jià)格優(yōu)勢(shì):受到體積小、運(yùn)行速度高、功耗低等特點(diǎn)影響,ASIC 芯片價(jià)格遠(yuǎn)低于CPU、GPU、FPGA 芯片。當(dāng)前全球市場(chǎng)ASIC 芯片平均價(jià)格約為3 美元,遠(yuǎn)期若達(dá)到量產(chǎn)規(guī)模,ASIC 芯片價(jià)格有望保持持續(xù)下降態(tài)勢(shì)。

(2) 缺點(diǎn):

① ASIC 芯片定制化程度較高,設(shè)計(jì)開(kāi)發(fā)周期長(zhǎng),成品需要做物理設(shè)計(jì)和可靠性驗(yàn)證,面市時(shí)間較慢。

② ASIC 芯片對(duì)算法依賴性較高。人工智能算法高速更新迭代,導(dǎo)致ASIC 芯片更新頻率較高。

③ 因ASIC 芯片定制化程度較高,研發(fā)周期相對(duì)漫長(zhǎng),擴(kuò)大了ASIC 成品被市場(chǎng)淘汰的風(fēng)險(xiǎn)。

三、ASIC定制

ASIC分為全定制和半定制。全定制設(shè)計(jì)需要設(shè)計(jì)者完成所有電路的設(shè)計(jì),因此需要大量人力物力,靈活性好但開(kāi)發(fā)效率低下。如果設(shè)計(jì)較為理想,全定制能夠比半定制的ASIC芯片運(yùn)行速度更快。半定制使用庫(kù)里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計(jì)時(shí)可以從標(biāo)準(zhǔn)邏輯單元庫(kù)中選擇SSI(門電路)、MSI(如加法器、比較器等)、數(shù)據(jù)通路(如ALU、存儲(chǔ)器、總線等)、存儲(chǔ)器甚至系統(tǒng)級(jí)模塊(如乘法器、微控制器等)和IP核,這些邏輯單元已經(jīng)布局完畢,而且設(shè)計(jì)得較為可靠,設(shè)計(jì)者可以較方便地完成系統(tǒng)設(shè)計(jì)。 現(xiàn)代ASIC常包含整個(gè)32-bit處理器,類似ROM、RAM、EEPROM、Flash的存儲(chǔ)單元和其他模塊。這樣的ASIC常被稱為SoC(片上系統(tǒng))。

FPGA是ASIC的近親,一般通過(guò)原理圖、VHDL對(duì)數(shù)字系統(tǒng)建模,運(yùn)用EDA軟件仿真、綜合,生成基于一些標(biāo)準(zhǔn)庫(kù)的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC的區(qū)別是用戶不需要介入芯片的布局布線和工藝問(wèn)題,而且可以隨時(shí)改變其邏輯功能,使用靈活。

在定制化芯片領(lǐng)域,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)是一直可編程的半定制芯片,而傳統(tǒng)ASIC則通常被稱為全定制芯片。 

全定制設(shè)計(jì)

全定制ASIC是利用集成電路的最基本設(shè)計(jì)方法(不使用現(xiàn)有庫(kù)單元),對(duì)集成電路中所有的元器件進(jìn)行精工細(xì)作的設(shè)計(jì)方法。全定制設(shè)計(jì)可以實(shí)現(xiàn)最小面積,最佳布線布局、最優(yōu)功耗速度積,得到最好的電特性。該方法尤其適宜于模擬電路,數(shù)?;旌想娐芬约皩?duì)速度、功耗、管芯面積、其它器件特性(如線性度、對(duì)稱性、電流容量、耐壓等)有特殊要求的場(chǎng)合;或者在沒(méi)有現(xiàn)成元件庫(kù)的場(chǎng)合。特點(diǎn):精工細(xì)作,設(shè)計(jì)要求高、周期長(zhǎng),設(shè)計(jì)成本昂貴。

由于單元庫(kù)和功能模塊電路越加成熟,全定制設(shè)計(jì)的方法漸漸被半定制方法所取代。在IC設(shè)計(jì)中,整個(gè)電路均采用全定制設(shè)計(jì)的現(xiàn)象越來(lái)越少。全定制設(shè)計(jì)要求:全定制設(shè)計(jì)要考慮工藝條件,根據(jù)電路的復(fù)雜和難度決定器件工藝類型、布線層數(shù)、材料參數(shù)、工藝方法、極限參數(shù)、成品率等因素。需要經(jīng)驗(yàn)和技巧,掌握各種設(shè)計(jì)規(guī)則和方法,一般由專業(yè)微電子IC設(shè)計(jì)人員完成;常規(guī)設(shè)計(jì)可以借鑒以往的設(shè)計(jì),部分器件需要根據(jù)電特性單獨(dú)設(shè)計(jì);布局、布線、排版組合等均需要反復(fù)斟酌調(diào)整,按最佳尺寸、最合理布局、最短連線、最便捷引腳等設(shè)計(jì)原則設(shè)計(jì)版圖。版圖設(shè)計(jì)與工藝相關(guān),要充分了解工藝規(guī)范,根據(jù)工藝參數(shù)和工藝要求合理設(shè)計(jì)版圖和工藝。

半定制設(shè)計(jì)方法

半定制設(shè)計(jì)方法又分成基于標(biāo)準(zhǔn)單元的設(shè)計(jì)方法和基于門陣列的設(shè)計(jì)方法。

基于標(biāo)準(zhǔn)單元的設(shè)計(jì)方法是:將預(yù)先設(shè)計(jì)好的稱為標(biāo)準(zhǔn)單元的邏輯單元,如與門,或門,多路開(kāi)關(guān),觸發(fā)器等,按照某種特定的規(guī)則排列,與預(yù)先設(shè)計(jì)好的大型單元一起組成ASIC。基于標(biāo)準(zhǔn)單元的ASIC又稱為CBIC(CellbasedIC)。

基于門陣列的設(shè)計(jì)方法是在預(yù)先制定的具有晶體管陣列的基片或母片上通過(guò)掩膜互連的方法完成專用集成電路設(shè)計(jì)。半定制相比于全定制,可以縮短開(kāi)發(fā)周期,降低開(kāi)發(fā)成本和風(fēng)險(xiǎn)。

*圖文來(lái)源:網(wǎng)絡(luò),版權(quán)歸原作者,若有侵權(quán)請(qǐng)聯(lián)系刪除


返回首頁(yè) | 產(chǎn)品中心 | 客戶中心 | 人才中心 | 合作平臺(tái) | 聯(lián)系方式

Copyright? 2013-2024 天津西納智能科技有限公司 版權(quán)所有
電話:400-9619-005
傳真:400-9619-005
聯(lián)系人:余子豪 400-9619-005
郵箱:sales@e-xina.com
地址:天津市和平區(qū)南京路235號(hào)河川大廈A座22D

a

津公網(wǎng)安備12010102000946號(hào) 津ICP備13001985號(hào)-1

掃描微信二維碼關(guān)注我們

QQ聯(lián)系
加企業(yè)微信咨詢
久久久久99精品成人片免费观看,日本按摩高潮A级中文片,富二代精品短视频在线,无码 人妻 在线 视频